제이오캐드스터디카페

728x90

[1] Annotate - Packaging : 회로도면 페이지 번호 및 부품번호를 자동으로 지정할때

 

▣ Refdes control required : 이부분을 체크하면 각 페이지(Page)별로

Reference를 다르게 설정할 수 있습니다.

▣ Scope 항목 

- Update entire design : 도면 전체적으로 Update 적용.

- Update Selection : 선택 도면만을 Update 적용

 

▣ Action 항목

- Incremental reference update :  Reset후 이 기능을 사용하면 Reference

Name의 Pin 번호가 순서적으로 적용된다.

정리하면, 부품번호가 지정되지 않는 부품만 찾아서 번호를 지정(예, U?, R?, C?..)

- Unconditional reference update : 기존의 Reference Name을 가지고 있는

것을 무시하고 처음부터 갱신된다.

정리하면, 부품번호가 미리 지정되어 있는지 여부에 상관없이 모든 번호를 새로 지정.

- Reset part reference to "?" : 모든 Reference Name을 U?, R? 로 초기화 한다.

- Add Intersheet Reference : 포트(Port)로 연결되는 페이지 연결 정보를 Port 객체에 배치

 

 

 

- Delete Intersheet Reference : Port에 배치된 페이지 연결 정보를 삭제

 

 

▣ Mode 항목

- Update Occurences : Reference Update시 부품을 물리적으로 판단하여

갱신(적용 : 계층구조로 설계된 도면)

- Update Instances(Preferred) : 부품을 논리적으로 판단

Reference Update(적용 : Pspice 또는 단면/평면구조)

 

▣ Annotation Type : 참조번호의 정렬방법을 설정

- 부품을 물리적으로 판단하여 참조번호를 갱신한다.

- 계층구조로 설계된 도면에서 적용 부품을 논리적으로 판단하여 참조번호를 갱신한다.

 

▣ Physical Packaging : 참조번호 부여시 적용 받을 Property String을 설정한다.

▣ Annotate as per PM page ordering : Project 매니저에 보이는 순서로 페이지 순번을 설정한다.

▣ Annotate as per page ordering int the title blocks : 회로도면의

Title 블록에서 사용자가 입력한 순서로 페이지 순번설정

▣ Include non-primitive parts : 기본체가 아닌 부품들을 포함한다(?)

 

[2] Annotate - PCB Editor Reuse : 재사용 모듈을 생성하거나 Capture에서

재사용 모듈에서 참조번호를

 갱신한다. 재사용 모듈은 PCB의 편집기에서 사용하거나 라이브러리 부품 또는

계층적 블록으로 Capture에서 사용된후 Netlist화 될수 있다.

 

 

▣ Function : 기능 설정

- Generate Reuse module : 부품에 재사용 속성을 할당하여 재사용 모듈을 생성한다.

- Renumber design for using reuse modules : 재사용 모듈을 사용하기 위해

현재 설계의 참조번호를 재부여한다.

  만약 옵션이 선택하면, 설계의 참조번호는 있지만 reuse_id값이 생성되지 않는다.

 

▣ Action : 동작 설정

- Incremental : 부품 참조의 물음표 부분을 갱신되며, 부품 참조 및 패키지 정보는 기존 부품에는 갱신되지 않음.

- Unconditional : 선택한 회로도 Page의 모든 부분을 갱신하며 중복 부분의 참조 및 패키지 정보가 존재하는 

  부분에 갱신될수 있다. 다른 회로도 Page의 부품은 갱신되지 않는다.

 

▣ Physical Packaging : 물리적 설정

- Property Combine : 참조번호 부여시 적용 받을 Property String(문자열)을 설정한다.

- Do not change the page number : 페이지 번호의 변경이 없도록 한다.

 

▣ Select modules to mark for : 재사용을 위해 표시하는 모듈을 선택한다.

 

[3] Design Rules Check (DRC) : 회로도면의 제작이 모두 설계되었다면, 회로의 전기적 속성의 충돌여부나

혹시라도 모르는 Wire가 미연결 된 것들이 있는지 등을 전기적인 에러 검사를 해야만 합니다. 이때 이 기능을 사용하면 됨.

작업후 확장자는 자신이 작업한 도면의 폴더에 저장되며 *.drc 파일이 생성됩니다.

 

만약에 drc체크창에서 항목을 Section Log창이나 미리보기를 보고자 한다면 View Output을 체크하면 메모장으로 확인가능.

 

 

 

위의 이미지에서 Create DRC markers for warnings 를 체크하면, Error발생가

나타나는 것이 Page에 점으로 표시가 됩니다. 

 

▣ Scope 항목 : 검사 영역 설정

- Check entire design : 전체의 도면 설계에 대하여 적용한다.

- Check selection : 선택한 도면에 대해서만 적용한다.

 

▣ Mode 항목 : 검사모드 설정

- Use occurrences : 부품들을 논리적으로 판단하여 검사.

- Use Instances (Preferred) : 부품들을 물리적으로 판단하여 검사.

 

▣ Action 항목 : 동작검사 설정

- Check design rules : ERC Matrix 탭에서 설정한 전기적인 검사를 수행한다.

- Delete existing DRC markers : 전기적인 검사에 의한 DRC 에러 마커를 제거한다.

 

▣ Create DRC markers for warningsDRC 에러 발생시 에러 및 경고 발생 위치에 에러와 경고마커를 표시한다.

▣ Design Rules : 설계규칙 검사의 형식을 설정

- Run Electrical Rules : 전기적 규칙을 선택

- Run Physical Rules : 물리적 규칙을 선택

 

 

▣ Report File : View Output : [Browse..]버튼을 눌러 DRC의 저장위치를 정하고,

메세지리를 화면에 미리보기 형식으로 볼때 체크하시면 됩니다.

 

[4] Electrical Rules 설정

 

▣ Electrical Rules : 전기적 규칙의 세부 항목

- Check signle nodel nets : 단일선에 대한 미결선 와이어를 검사한다.

- Check no driving source and Pin Type conflicts : ERC Matrix 설정에 따라 검사한다.

- Check duplicate net names : 네트이름의 중복을 검사한다.

- Check Off-Page connector connections :  도면에서 Off-Page간의 연결 상태를 검사한다.

 

 

 

- Check hierachical part connections : 버스와 네트의 연결되지 않는 네트를 검사한다.

- Check unconnected bus nets : 배선이 연결되지 않은 핀에 대하여 검사한다.

- Check SDT compartibility : SDT 형식으로 변환할때 변환오류를 검사한다.

 

▣ Reports : 보고서 유형을 선택

- Report all net names : 모든 네트명의 보고서를 생성한다.

- Report off-grid objects : 그리드를 벗어나 개체의 보고서를 생성한다.

- Report hierarchical port and off-page connectors : 계층구조 포트와 Off-Page 커넥터 보고서를 생성한다.

- Report misleading tap connections : 문제가 되는 탭 연결 보고서를 생성한다.

 

[5] Physical Rules 설정

 

▣ Physical Rules : 물리적인 규칙 선택

- Check power pin visibility : 전원 핀이 보여지면 검사한다.

- Check missing / illegal PCB Footprint property : 일치하지 않거나 누락된 PCB 풋프린트를 검사한다.

- Check Normal Convert view sync 

- Check incorrect Pin Group assignment : 잘못 지정된 핀 그룹 할당을 검사한다.

- Check high speed props syntax : 고속 소품 구문을 검사한다.

 

- Check missing pin number : 핀 번호의 위치가 잘못 된 경우를 검사한다.

- Check device with zero pins : 디바이스의 길이가 "0"인 것을 검사한다.

- Check power ground short : 전원 접지의 단락을 검사한다.

- Check Name Prop consistency :  소품의 이름의 일관성을 검사한다.

 

▣ Report : 보고서 유형을 선택

- Report visible unconnected power pins :  전원핀이 보여진곳의 미 연결된 부분의 보고서 생성한다.

- Report invalid packaging : 실효성이 없는 패키지의 보고서를 생성한다.

- Report unused part packages : 사용하지 않는 부품 패키지의 보고서를 생성한다.

- Report identical part references : 동일한 부품 참조번호의 보고서를 생성한다.

 

[6] ERC Matrix 설정 : 설계 규칙의 조건을 설정하는 Matrix 항목으로 [W: 경고, E: 에러]를 나타냅니다.

▣ Restore defaults : ERC 매트릭스의 설정을 초기화 한다.

 

 

▣ 부품의 모든 핀은 고유한 입출력 속성을 갖습니다. ERC Matrix 의 내용을

참조하여 Pin의 입출력 속성 연결을 비교한후, 잘못된 부분을 찾아내 주는 기능입니다. 

 

[7] Capture 기능의 확장자의 의미

- DSN : 회로도면 디자인 파일

- OLB : 부품 심볼의 라이브러리 파일

- OPJ : 프로젝트 매니저내의 프로젝트 파일

- UPD : 속성의 일괄변경을 위한 파일

- BOM : 설계도면 작업후 또는 작업중인 도면에서 사용된 소자의 목록 파일

- DRC : Design Rules Check  결과 파일

- EXP : 속성 출력 파일

- MNL : 오아캐드 레이아웃의 네트리스트 파일

- SWP : 오아캐드 레이아웃의 Back Annotate 파일

- XRF : 교차참조 파일

728x90
반응형
반응형

공유하기

facebook twitter kakaoTalk kakaostory naver band